芯片设计:CMOS模拟集成电路版图设计与验证(基于CadenceIC617)

芯片设计:CMOS模拟集成电路版图设计与验证(基于CadenceIC617)

陈铖颖 编著
评分0(1 人读过)
2021 年出版
¥83.16 免费读
超值推荐: 首月9.9开通会员,本书及全站 10,000+ 好书无限畅读。
编辑推荐

本书系统介绍了CMOS电路版图设计和验证的规则、流程和基本方法。

内容简介

全书主要依托Cadence IC 617版图设计工具与Mentor Calibre版图验证工具,在介绍新型CMOS器件和版图基本原理的基础上,结合版图设计实践,采取循序渐进的方式,讨论使用Cadence IC 617与Mentor Calibre进行CMOS模拟集成电路版图设计、验证的基础知识和方法。

内容涵盖了纳米级CMOS器件,CMOS模拟集成电路版图基础,Cadence IC 617与Mentor Calibre的基本概况、操作界面和使用方法,CMOS模拟集成电路从设计到导出数据进行流片的完整流程。

同时分章节介绍了利用Cadence IC 617版图设计工具进行运算放大器、带隙基准源、低压差线性稳压器等基本模拟电路版图设计的基本方法。最后对Mentor Calibre在LVS验证中典型的错误案例进行了解析。

展开全文
展开全部
版权信息

公众号

关注微信公众号