1.整书的任务书式设计,让实操性更强基于实操任务式设计,全书共分八大模块,X个任务书,任务书的设计来源于内容运营从业者的主要工作内容,包含任务背景、任务要求、任务考核标准、任务...
《Verilog数字系统设计教程(第4版)》讲述了利用硬件描述语言(VerilogHDL)设计复杂数字系统的方法。这种方法源自20世纪90年代的美国,在美国取得成效后迅速在其他先进工业国得到推广和普及。利用硬件描述语言建模、通过仿真和综合技术设计出极其复杂的数字系统是这种技术的大优势。
《Verilog数字系统设计教程(第4版)》从算法和计算的基本概念出发,讲述如何用硬线逻辑电路实现复杂数字逻辑系统的方法。全书共四部分。一部分Verilog数字设计基础与第二部分Verilog数字系统设计和验证共18章;第三部分共12个上机练习实验范例;第四部分是Verilog硬件描述语言参考手册,可供读者学习、查询之用。《Verilog数字系统设计教程(第4版)》第3版后,在语法篇中增加了IEEEVerilog1364-2001标准简介,以反映Verilog语法的新变化。
《Verilog数字系统设计教程(第4版)》的讲授方式以每2学时讲授一章为宜,每次课后需要花10h来复习思考。完成10章学习后,就可以开始做上机练习,从简单到复杂,由典型到一般,循序渐进地学习VerilogHDL基础知识。按照书上的步骤,可以使大学电子类及计算机工程类本科及研究生,以及相关领域的设计工程人员在半年内掌握VerilogHDL设计技术。
《Verilog数字系统设计教程(第4版)》可作为电子工程类、自动控制类、计算机类的大学本科高年级及研究生教学用书,亦可供其他工程人员自学与参考。
Verilog数字系统设计教程(第4版)是2017年由北京航空航天大学出版社出版,作者韩彬。
得书感谢您对《Verilog数字系统设计教程(第4版)》关注和支持,如本书内容有不良信息或侵权等情形的,请联系本网站。